Jen jsem to rychle proletěl (četl tak 10% textu, takže pokud píšu nesmysly tak se omlouvám), ale to blbnutí nad střídu 50% - delší a kratší pulzy - je běžný jev chybějící nebo špatně nastavené slope compensation.
V datasheetu popisují slope and anti-slope kompenzaci, která je uvnitř, ovšem ze schematu není jasné, jestli jde nějak ovlivnit z vnějšku, zřejmě pouze odporem do serie se "sense+".
Pisou, ze to naky slope compensation ma ten obvod a nevim, cim bych to mohl zvenku nak ovlivnit. Hodnotu bocniku sem taky zkouset menil. To ale nevysvetluje, proc to s jednema FETama chodi stabilne a s druhyma ne, prece