Diskuze - danyk.cz

Vlákno z kategorie: Diskuze s obrázky
Celkem 10 odpovědí.


7.06.2020 (18:12:46) K # IP X
RayeR (web) :
Tak sem ten simulator EPROM nakonec zmastil s Atmegou, to interfejsovani 3,3V STM na 5V vychazelo nahovno, a atmel ma veci paru na buzeni IO portu :)

OBRÁZEK

este toho chystam pro cinana vice, tak pak poslu celou panelizaci...
8.06.2020 (11:12:11)  # IP X
VroutekB:
Přes těch 330 ómů teda moc TTL loudů neudrajvuješ, nemluvě o tom, že atmelujíno nemá piny TTL kompatibilní. Použití takového emulátoru je potom značně omezeno pouze do 5V aplikací s CMOS úrovněmi (Vil < 0.3Vdd, Vih > 0.7Vdd). S TTL to chodit nebude a i kdyby nějak jo, není to správně.
(STM32 má alespoň piny TTL kompatibilní a případně 5V tolerantní, takže je na tom dokonce líp, než to atmelujíno. 3V3 CMOS log 1. je pro TLL dokonce validní log 1, neb Vih TTL je 2.4V. Jen teda utáhneš tak přinejlepším 3 TTL loady na pin, což nemusí pro mnoho aplikací stačit)
...just saying...
8.06.2020 (13:36:31)  # IP X
RayeR (web) :
Hodnota tech 330R se nak doladi za chodu. S tim TTL vs CMOS moc nechapu na co narazis, ten Atmel jen nakrmi pamet - mi nerikej, ze nemuzu pripojit 5V SRAM na 5V atmel a pak uz si komunikuje host a atmel tam jen sedi v hi-Z. STM32 v rozumne malym pouzdru melo tech 5V tolerant pinu jen asi polovinu ze vsech portu - malo...
Cistsi reseni by bylo pouziti nakych muxu sbernic, ale tahle prasarnicka by mela na me solichani s 8-bitama bohate stacit....
8.06.2020 (14:24:21)  # IP X
VroutekB:
Nj, to je ten rozdíl v tom přístupu, jestli to udělat pořádně a a víc univerzální, nebo jednoduchý a více jednoúčelový.
A ty 330R votpory ztama určitě vyndej, má-li to chodit v TTL systémech.
8.06.2020 (20:29:59)  # IP X
ms-boss obalka (web) :
Jakože takhle - když se udělá šlus TTL vstupu odporem proti zemi, tak max odpor, kdy to ještě dejme tomu funguje jako opravdová logická nula, je nějakejch 470 R.
Nevim, jakou tam máš Atmegu, ale třeba 328 při 3 mA má v log0 na výstupu až 0.4V. Dejme tomu, že jeden TTL vstup teda udělá úbytek na pinu 0.2V. Pak ti zbejvá 0.3 V, abys byl v rámci slušnosti TTL výstupů. To už vychází tak nějak, že víc než 150R neni moc dobrej nápad.
8.06.2020 (21:59:07)  # IP X
VroutekB:
No jo, 470R to máš ale pro jen jedinej TTL loud, těch na tý zejména datový sběrnici bude zcla jistě mnohem víc **13
9.06.2020 (18:57:55)  # IP X
RayeR (web) :
No mozna to bude chtit trochu experimentovani s nalezenim optimalni hodnoty, s tim pocitam. Bude tam klasicka Atmega64 s poctivejma vystupama, kery limitujou proud nekde na 40mA, ubytky si ted nepamatuju. Proti tomu bude stat naka mekci x51 pripadne HCT573 address latch, bohuzel ma OE na zemi, samotny procak by mel byt v resetu Hi-Z, takze musim pocitat, ze s tema 8 linkama se budu prat...
9.06.2020 (20:24:56)  # IP X
VroutekB:
Kdybys tam dal level shiftery / bus drivery už od začátku, nemuselo nic prát a šlo by to odpojovat od okolí, při potřebě přehrátí RAM. Dokonce by pak nemusela bejt potřeba obskurní TTL SRAM, ale levná 3V moderní.
10.06.2020 (05:41:26)  # IP X
RayeR (web) :
Nj, ale to by byly zas nejmin 3 svaby navic (SN74LVC8T245 kuli malemu pouzdru) a nevim jesi bych to pak este na 2-vrstvu zaroutoval. Na 48-pin F103 by se mi par portu nedostavalo. A Tech 5V sramek mam plny supliky...
10.06.2020 (13:49:09)  # IP X
RayeR (web) :
Zkusil sem to prekreslit ve starem schematu a vyslo mi tam 3x SN74LVC8T245 a 2x74LV1T125 a musel bych pouzit jeden pin ze SWD jako GPOUT, coz by snad nebyl az takovej problem...
10.06.2020 (13:50:28)  # IP X
RayeR (web) :
Navic pri multiplexovani AD13:15 a SPI, a A8:15 by nebyla na souvislem 8bit portu ale vselijak rozmrdana poruznu co zbylo.
Přezdívka:
Heslo:
Text: